ME0_IO配置为IIC导致上升沿较长
-
-
外围硬件是一样的,用Demo板测试的,软件配置不同。您是说配置为GPIO和IIC,内置上下拉阻值会不同吗?
-
不是的,iic输出1是将io配置为高阻态,然后通过外部上拉电阻上拉到高电平的,并不是直接输出高电平,低电平则是直接驱动0,所以下降沿正常。和gpio的推挽输出高电平不同,iic要调整上升沿只能修改外部电阻大小
-
复用为IIC,有办法关掉IO的高阻态状态吗?我尝试把GPIO初始化为上拉状态,测试到上升沿一样的
-
没有办法,只能改小电阻,开内部上拉会并联一个上拉,会有一点效果,但是改善应该不明显,
-
-
可以提供一下检测硬件的思路吗?我上面测试的外部上拉用4.7K和1K的上升沿时间相同的情况,合理不?
-
-
9/16
发帖前请查看
帮助没办法联网的电脑使用YCT
帮助改进和优化YT CONFIG TOOL,有机会抽取YTM32B1ME0 EVB哦...