Your browser does not seem to support JavaScript. As a result, your viewing experience will be diminished, and you have been placed in read-only mode.
Please download a browser that supports JavaScript, or enable it if it's disabled (i.e. NoScript).
客户端测试发现LIN总线下降沿无法满足要求,具体如下:
目前LIN外围电路如上图所示,也有参考原厂DEMO板电路均无太大改善,如下图:
目前测试原来电路和原厂电路的波形如上图
有试过把磁珠去了,直接短过去吗?
上面那个参考原厂DEMO板的就是把LB3和C46去掉并且增加2.2K电阻测试的,基本没太大改善
磁珠先不去掉,直接增加上拉电阻,先试试2.2K上拉,如果还不行再试试1K上拉(参考图是2个2K电阻并联的) 不要改的太多,一点一点试
看这个是放电速度不够快,增加个对地的电阻。
麻烦问一下电阻大概用多大比较合适而又不影响总线通讯?
快速上手云途开发生态
发帖前请查看
帮助改进和优化YT CONFIG TOOL,有机会抽取YTM32B1ME0 EVB哦...