Your browser does not seem to support JavaScript. As a result, your viewing experience will be diminished, and you have been placed in read-only mode.
Please download a browser that supports JavaScript, or enable it if it's disabled (i.e. NoScript).
ad采样的值会比芯片口普遍都低 用的是adc的DMA模式,以下为初始化配置
xiebin 在 ADC采样不准问题 中说:
ad采样的值会比芯片口普遍都低
这个是什么意思?ADC的采样结果全部低于当前端口上的输入电压吗? 另外ADC 的配置也贴一下
”ad采样的值会比芯片口普遍都低“的意思是采样出来的值都比对应端口低,电压越大差的越多,就一个ad_power要差0.5v左右,万用表测量的端口电压
sampleTime值可以增大试试,可以改成32看看结果有没有改善。 另外可以check下 VREFH 的电压是不是 5V,这个影响你得到的 ADC 的结果计算
ok,我这边改了试下
xiebin VDD是不是5V整,有可能是5.几V
还有万用表有阻抗,有时候测量MCU端采样引脚会出现阻抗不匹配的情况,不准。一般测分压电阻前的电压值
帮助没办法联网的电脑使用YCT
帮助改进和优化YT CONFIG TOOL,有机会抽取YTM32B1ME0 EVB哦...